AG Prof. Dr. Gerhard Zimmermann

Proseminar "RISC-Prozessoren"

Sommersemester 1996


Lehrinhalt:

Über Jahrzehnte hinweg hat die Leistung von Mikroprozessoren jährliche Zuwachsraten von 30-50% erzielt. Seit Mitte der 80er Jahre ist die RISC (Reduced Instruction Set Computer)- Technologie eine der Ursachen für diesen enormen Fortschritt. RISC-Architekturen werden heute von allen großen Hardwareherstellern angeboten. In diesem Proseminar wollen wir die Prinzipien (RISC-Befehlssatz und -Datenpfad, Pipelining, Speicherhierarchie, Ein-/Ausgabe, Parallelität) kennenlernen, die den RISC-Prozessoren zugrunde liegen. Diese werden methodisch an einem Beispielprozessor (MIPS R 2000) eingeführt und erarbeitet. Abschließen wird das Proseminar mit einem Vergleich zu aktuell auf dem Markt befindlichen Mikroprozessoren.

Voraussetzungen:

- Vorlesung "Digitale Logik"

- Das Proseminar unterstützt das Verständnis der Vorlesung "Rechnerorganisation" und schlägt eine Brücke zur Hauptstudiumsvorlesung "Rechnerstrukturen I".

Sonstiges:

- Das Proseminar orientiert sich inhaltlich an dem Lehrbuch "Computer Organization & Design: The Hardware / Software Interface" von D. Patterson und J. Hennessy.

- Bei Interesse der Teilnehmer ist eine vertiefende Fortführung des Themas als Seminar in absehbarer Zeit geplant.

- Themenliste, Zeitplan

- Betreuung des Proseminars: Manfred Schölzke, 32/429, Tel. 3059.


TOP UP Chiemgau Uni-KL